Graduates

PhD graduates, (Vassilis Paliouras, advisor):

  1. Dr. Ioannis Kouretas, Κυκλώματα αριθμητικής υπολοίπων με χαμηλή κατανάλωση και ανοχή σε διακυμάνσεις παραμέτρων, Ιούλιος 2012, U. Patras.
  2. Dr. Ahmed Mahdi, LDPC Codes: Code construction and encoder hardware implementation, June 2015, U. Patras.
  3. Dr. Nikolaos Kanistras, Iterative decoding techniques on digital receivers, September 2016, U. Patras.
  4. Dr. Ioannis Tsatsaragkos, VLSI architectures for error correction in digital communication systems, February 2019, U. Patras.

MSc graduates, (Vassilis Paliouras, advisor):

  1. «Τεχνικές Ψηφιακής Αντιστάθμισης Μη Γραμμικής Συμπεριφοράς RF Υποσυστήματος σε Ασύρματα modem», Θ. Γιαννόπουλος, ΠΜΣ – ΟΣΥΛ.
  2. «Αρχιτεκτονικές VLSI χαμηλής ισχύος για αποκωδικοποίηση κωδικών Reed-Solomon», Αθ. Σύψας, ΠΜΣ – ΟΣΥΛ,17/12/2003.
  3. «Μελέτη και Υλοποίηση UltraWideBand Ψηφιακών Δεκτών», Π. Βούζης, ΠΜΣ – ΟΣΥΛ, 17/12/2003.
  4. «Αλγόριθμοι και Αρχιτεκτονικές VLSI για Αριθμητική Επίλυση μη Γραμμικών Διαφορικών Εξισώσεων Προβλημάτων διάχυσης», Λ. Κάψιας, ΠΜΣ-ΟΣΥΛ, 17/6/2004.
  5. «Αλγόριθμοι και Αρχιτεκτονικές VLSI για το Συγχρονισμό σε Ασύρματα Τηλεπικοινωνιακά Συστήματα Βασισμένα σε Διαμόρφωση OFDM», Π. Καλογεράκης, ΠΜΣ-ΟΣΥΛ, 22/2/2005.
  6. «Αρχιτεκτονικές VLSI για την Αποκωδικοποίηση Κωδικών LDPC με Εφαρμογή σε Ασύρματες Ψηφιακές Επικοινωνίες», Ι. Γλυκιώτης, ΠΜΣ-ΟΣΥΛ, 7/6/2005.
  7. «Επίδραση κριτηρίων τερματισμού σε υλοποιήσεις επαναληπτικών αποκωδικοποιητών Turbo με αναπαράσταση πεπερασμένης ακρίβειας», Σ. Γίδαρος, ΔΠΜΣ-ΣΕΣΕ, Ιούλιος 2006.
  8. «Επαναληπτική αποκωδικοποίηση χωροχρονικών κωδικών (space-time codes) σε συστήματα ορθογώνιας πολυπλεξίας φερουσών: Αναπαράσταση δεδομένων και πολυπλοκότητα», Απ. Αγγελόπουλος, ΔΠΜΣ – ΣΕΣΕ, Ιούλιος 2006.
  9. «VLSI Αρχιτεκτονική χαμηλής κατανάλωσης για συγχρονισμό σε multi-band UWB ασύρματα δίκτυα», Αθ. Πούλος, ΠΜΣ-ΟΣΥΛ, 12/1/2006.
  10. «Αρχιτεκτονικές χαμηλής κατανάλωσης με LNS», Αν. Μπροκαλάκης, ΠΜΣ- ΟΣΥΛ, 2007.
  11. «Αρχιτεκτονικές Viterbi», Δ. Γκρίμπας, ΠΜΣ – ΟΣΥΛ, 2007.
  12. «VLSI αρχιτεκτονικές για LDPC», Ν. Κάνιστρας, ΔΜΠΣ-ΣΕΣΕ, 2006.
  13. «Αρχιτεκτονικές LDPC», Γ. Αγγουράς, ΠΜΣ – ΟΣΥΛ.
  14. «VLSI αρχιτεκτονικές για LDPC αποκωδικοποιητές», Γιάννης Τσατσαράγκος, ΠΜΣ – ΟΣΥΛ, 2009
  15. «Αρχιτεκτονική και υλοποίηση κωδικοποιητών VLSI για κώδικες LDPC», Ahmed Mahdi, ΟΣΥΛ, 19/1/2010.
  16. «Προσομοίωση καναλιού σε FPGA», Γιάννης Παρασκευάκος, ΟΣΥΛ, 19/1/2010.
  17. «Τεχνικές αποκωδικοποίησης υψηλής τάξη παρουσία συσχετισμένου θορύβου», Παναγιώτα Γομάτου, ΣΕΣΕ.
  18. «Ανάπτυξη ενσωματωμένου συστήματος για χαρακτηρισμό τηλεπικοινωνιακών διατάξεων», Παναγιώτης Σακελλαρίου, ΟΣΥΛ.
  19. «Αρχιτεκτονικές διόρθωσης λαθών βασισμένες σε κώδικα BCH», Γιώργος Σπουρλής, ΠΜΣ-ΟΣΥΛ, 2011.
  20. «Διόρθωση λαθών με τη χρήση RS-LDPC κωδίκων», Ζαχαρούλα Γκίκα, ΠΜΣ-ΟΣΥΛ, 2011.
  21. «Ανάπτυξη Κατανεμημένου Ενσωματωμένου Συστήματος σε Πολλαπλά Διασυνδεδεμενα με TCP/IP FPGAs», Σπύρος Τσατούχας, ΠΜΣ-ΟΣΥΛ, 2013.
  22. «Αρχιτεκτονικές υλικού για αποκωδικοποίηση Viterbi σε ασύρματα δίκτυα», Κωνσταντίνος Κυρίτσης, ΠΜΣ-ΟΣΥΛ, 2013.
  23. «Αρχιτεκτονικές υλικού για εξισωτές με βελτιστοποίηση της αναπαράστασης δεδομένων και εφαρμογή σε ασύρματα τοπικά δίκτυα», Παναγιώτης Γεωργίου, ΠΜΣ-ΟΣΥΛ, 2014.
  24. «Λογαριθμικό Αριθμητικό Σύστημα και Τεχνικές Χαμηλής Κατανάλωσης με Εφαρμογή στην Ψηφιακή Επεξεργασία Σημάτων», Bασίλης Κασιώλας, ΠΜΣ ΟΣΥΛ, 2014.
  25. «Μελέτη της συμπεριφοράς αποκωδικοποιητών LDPC στην περιοχή του error floor», Γεωργία Γιαννακοπούλου, ΠΜΣ-ΟΣΥΛ, 2015.
  26. «Σύστημα Προσομοίωσης Ασυρμάτων Καναλιών για Εφαρμογές Επικοινωνιών Οχημάτων Βασισμένο σε FPGA», Κωνσταντίνος Παππάς, ΠΜΣ-ΟΣΥΛ, 2015.
  27. “Algorithms and Hardware Architectures for Matrix Inversion in Massive MIMO Uplink Data Detection,” Αλέξιος Θάνος, ΠΜΣ-ΟΣΥΛ, 2017.
  28. “Polar decoders», Χρήστος Ανδριακόπουλος, ΠΜΣ-ΟΣΥΛ, 2018.
  29. “Data representation and adder architectures in the presence of variations”, Kleanthis Papachatzopoulos, ΔΠΜΣ-ΟΣΥΛ, 2018.
  30. “Simulation and design of a 802.11p demodulator,” Iris Tziova-Dimou, ΔΠΜΣ-ΟΣΥΛ, 2018.
  31. Vassilis Ntine, “Deep Learning Convolutional Neural Network and Implementation in FPGA”, ΔΠΜΣ-ΟΣΥΛ, 2019.
  32. Manos Kavvousanos, «Deep-learning-based forward-error-correction decoding techniques and optimizations for hardware implementation”, ΔΠΜΣ-ΟΣΥΛ, 2019.
  33. Αλέξιος Μαντάς, «Πλήρως παράλληλοι στοχαστικοί αποκωδικοποιητές με χαμηλής πυκνότητας κώδικες ελέγχου ισοτιμίας”, ΔΠΜΣ-ΟΣΥΛ, 2020.
  34. Παναγιώτης Παπαντώνης, “Υλοποίηση soft-desicion αποκωδικοποιητή Reed-Solomon”, ΔΠΜΣ-ΟΣΥΛ, 2021.
  35. Panagiotis Apostolidis, “Behavioral and hardware prototyping of an all digital transmitter,” ΔΠΜΣ-ΟΣΥΛ, 2021.
  36. Dimitris Chytas, “Forward Error Correction achitectures based on LDPC codes for 5G systems,” ΔΠΜΣ-ΟΣΥΛ, 2021.
  37. Thodoros Spanos, “Hardware optimization in iterative receivers for vehicle networks,” ΔΠΜΣ-ΟΣΥΛ, 2021.

Completed diploma theses (Vassilis Paliouras, advisor)

  1. Διονύσιος Πέττας, «Αλγόριθμοι Ψηφιακής Επεξεργασίας και VLSI Αρχιτεκτονικές για Συστήματα Ultra Wide Band», Απρίλιος 2004, 27/4/2004.
  2. Όλγα Δρόσου, «Αλγόριθμοι και αρχιτεκτονικές βασικής ζώνης συνδυασμένων συστημάτων OFDM και CDMA για ασύρματες τηλεπικοινωνίες τέταρτης γενιάς (4G)», Απρίλιος 2004, 27/4/2004.
  3. Σπύρος Γασπαρινάτος, «Αρχιτεκτονικές VLSI για τον συγχρονισμό σε ασύρματα ψηφιακά συστήματα OFDM», Αποφ. Τομέα: 8/12-5-2005.
  4. Χαρίλαος Μπασέτας, «Αρχιτεκτονικές VLSI χαμηλής κατανάλωσης για ψηφιακά φίλτρα βασισμένες στη λογαριθμική αναπαράσταση», Νοέμβριος 2007.
  5. Μιχαήλ Γεωργιόπουλος, «Δίκτυα αισθητήρων», Ιούλιος 2006.
  6. Σταμάτιος Φρέσκος, «Αρχιτεκτονικές VLSI επαναληπτικής αποκωδικοποίησης κωδικών LDPC για ασύρματους δέκτες MIMO», Αποφ. Τομέα: 8/12-5-2005.
  7. Φάνης Καζίλης, «Επεξεργαστές VLSI για διόρθωση λαθών με συνελικτικούς κώδικες», Απόφ. Τομέα 3/19-1-2009
  8. Χρυσούλα Κάϊα, «Υλοποίηση αποκωδικοποιητή LDPC με τεχνική αποκωδικοποίησης SISO», Αποφ. Τομέα 9/6-4-2009
  9. Άγγελος Σπανός, «Μεθόδοι έγκυρου τερματισμού του Turbo αποκωδικοποιητή», 2011.
  10. Αλέξανδρος Βασιλείου, «Ανίχνευση και διόρθωση σφαλμάτων σε συστήματα επικοινωνιών με κωδικοποίηση Reed-Solomon», 2011.
  11. Κωνσταντίνος Κυρίτσης, «Σχεδίαση αρχιτεκτονικών VLSI με παράμετρο τη θερμοκρασία», Μάρτιος 2012.
  12. Μαρία-Ευγενία Ρώσση, «Διερεύνηση επιδόσεων αρχιτεκτονικών υλικού-λογισμικού για εφαρμογές ψηφιακής επεξεργασίας σε FPGA», Μάρτιος 2012.
  13. Λάμπρος-Ελευθέριος Πέττας, «Υλοποίηση aλγορίθμου συγχρονισμού σε συστήματα OFDM με τεχνικές VLSI», Ιούνιος 2012.
  14. Μιχαήλ Κωτσιούρος, «Αρχιτεκτονικές VLSI για διόρθωση λαθών», Σεπτέμβριος 2012.
  15. Παναγιώτης Μέρμιγκας, «Αποκωδικοποιητής μέγιστης πιθανοφάνειας για κώδικες LDPC και υλοποίηση σε FPGA», 2013.
  16. Ίζη Ματαλών, «Σύστημα διόρθωσης λαθών βασισμένο σε κώδικες BCH και υλοποίηση σε FPGA», Οκτώβριος 2013.
  17. Χρήστος Βασιλόπουλος, «Τεχνικές ανάλυσης κωδίκων LDPC για τον εντοπισμό trapping sets με εφαρμογή στους κώδικες του προτύπου ΙΕΕΕ 802.11n», Οκτώβριος 2013.
  18. Κωνσταντίνος Πρίφτης, «Σύστημα προσομοίωσης ασύρματων καναλιών βασισμένο σε FPGA», Μάρτιος 2014.
  19. Ηλίας Λάγγας, «Αρχιτεκτονικές υλικού για επαναληπτικούς δέκτες ΜΙΜΟ», 2015.
  20. Στέφανος Αστάρας, «Επαναληπτικοί αποκωδικοποιητές LDPC», 2015.
  21. Χαράλαμπος Μπουρνάς, «Τεχνικές ανίχνευσης και διόρθωσης λαθών στο πρωτόκολλο 802.11ad», 2015.
  22. Χριστίνα Αρχοντά, «Αρχιτεκτονικές Υλικού για Επαναληπτικούς Αποκωδικοποιητές με Εφαρμογή σε Συστήματα Διόρθωσης Λαθών για Ασύρματα Δίκτυα», 2016,
  23. Κλεάνθης Παπαχατζόπουλος, «Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας», 2016.
  24. Ευτυχία Κουκουράκη, «Τεχνικές ενσωματωμένων συστημάτων σε υλικό πολλαπλών διασυνδεδεμένων FPGAs», 2016,
  25. Αλέξανδρος Ελ-Κάντι, «Αλγόριθμοι, αρχιτεκτονικές υλικού και υλοποίηση σε FPGA συστημάτων διόρθωσης λαθών βασισμένων σε polar codes», 2016,
  26. Δήμητρα Μπερνιδάκη, «Δίκτυα ενσωματωμένων συστημάτων για την κατασκευή πρωτότυπων ψηφιακών συστημάτων μεγάλης πολυπλοκότητας», 2016.
  27. Ευτυχία Παναγιωτοπούλου, «Τεχνικές αξιολόγησης κατανάλωσης ισχύος σε FPGA», 2016,
  28. Γιώργος Τσιάρας, «Υλοποίηση Μονάδων Επεξεργασίας σε Λογαριθμικό Σύστημα», Τμήμα ΜΗΥΠ, 2016,
  29. Γιώργος Περρής-Σάμιος, «Αρχιτεκτονικές υλικού χαμηλής κατανάλωσης για διόρθωση λαθών σε ασύρματα δίκτυα», 2016.
  30. Χρήστος Νικολακάκης, «Ανάπτυξη αρχιτεκτονικών υλικού για αναγνώριση ακμών σε εικόνες με τεχνικές σύνθεσης υψηλού επιπέδου (High level synthesis)», 2017.
  31. Νίκος Τσούτσος, «Υλοποίηση LDPC αποκωδικοποιητή με κριτήριο πρόωρου τερματισμού», 2018.
  32. Michael Moraitis, “Implementation and evaluation of an open source stereo camera,” (co-supervised with Prof. G. Nikolakopoulos, Luleå University of Technology), 2018.
  33. Δημήτρης Χύτας, «Αλγόριθμοι και αρχιτεκτονικές υλικού για επαναληπτικούς αποκωδικοποιητές Non Binary LDPC», 2019.
  34. Ευαγγελία Κυργιάζου, «Αρχιτεκτονική Υλικού Για Κωδικοποιητές και Αποκωδικοποιητές Non-Binary LDPC Κωδίκων», 2019.
  35. Ηλίας Μπαϊρακτάρης, «Soft αποκωδικοποίηση κωδίκων Reed-Muller», 2019.
  36. Δημήτρης Βορδώνης, «Αλγόριθμοι και αρχιτεκτονικές υλικού για ανίχνευση (detection) σε συστήματα massive MIMO», 2019.
  37. Καλλιρόη Ζαρκαδούλα, «Hardware achitectures for deep learning», 2019.
  38. Κωνσταντίνος Σούλης, Υλοποίηση συστήματος διόρθωσης λαθών σε CUDA, 2020.
  39. Βασίλειος Σακελλαρίου, Spiking Neural Networks, 2020.
  40. Αναστάσιος Δημητρίου, Hardware accelerators for LSTM recurrent networks, 2020.
  41. Κωνσταντίνος Πάγκος, Αρχιτεκτονικές υλικού για τον FFT, 2020
  42. Αριστέα Λιακοπούλου, Αρχιτεκτονικές για polar codes βασισμένες σε Successive Cancellation List, 2020.
  43. Αργύρης Σκιαδέλλης, Αρχιτεκτονικες υλικού για επιτάχυνση υπολογισμών σε convolutional neural networks, 2021.
  44. Αλέξανδρος Λιάσος, Hardware acceleration of AI/Deep Learning applications for the RISC-V architecture, 2021.
  45. Αλέξανδρος Ζήκας, Hardware accelerators for Echo State Networks, 2021.
  46. Δημήτριος Κομποστιώτης, Algorithms and VLSI Architectures for detection in Massive MIMO systems for 5G, 2021.
  47. Παντελής Φωτιάδης, Αρχιτεκτονικές υλικού για αποκωδικοποιητές LDPC βέλτιστης πληροφορίας, 2021.