R&D Projects

Vassilis Paliouras has served/is serving as Principal Investigator in the following R&D projects:

  • «Προηγμένα Συστήματα Ψηφιακής Επεξεργασίας για Τηλεπικοινωνίες Ευρείας Ζώνης και Video», ΠΥΘΑΓΟΡΑΣ – ΙΙ, ΥΠΕΠΘ, ΕΠΕΑΕΚ ΙΙ, 2005, Nέες ψηφιακές αρχιτεκτονικές υλικού για τηλεπικοινωνιακές εφαρμογές.
  • «Αρχιτεκτονικές και αλγόριθμοι VLSI ψηφιακής αριθμητικής για ασύρματες επικοινωνίες χαμηλής ισχύος», Επιτροπή Ερευνών Πανεπιστημίου Πατρών, «Πρόγραμμα Κ. Καραθεοδωρή», Ιανουάριος 2006 – Δεκέμβριος 2008. Αρχιτεκτονικές υλικού για ψηφιακή αριθμητική με στόχο τη χαμηλή κατανάλωση, κατάλληλες για εφαρμογή σε κινητές ηλεκτρονικές συσκευές.
  • «VLSI-FEC», Βιομηχανία, 2009. Aναπτύχθηκαν αρχιτεκτονικές υλικού για εφαρμογές διόρθωσης λαθών και έγινε ανάπτυξη πρωτοτύπων για να διευκολυνθεί μεγάλης έκτασης verification με στόχο την απόδειξη της υψηλής ποιότητας του αποτελέσματος.
  • «ΝexGenMiliWave» – Corallia, Co-financed by Hellenic Funds and by the European Regional Development Fund (ERDF) under the Hellenic National Strategic Reference Framework (NSRF) 2007-2013, according to Contract no.MICRO2-SE-B/E-II of the Project “Next Generation Millimeter Wave Backhaul Radio” within the Programme “Hellenic Technology Clusters in Microelectronics- Phase-2 Aid Measure”. Μάρτιος 2009. Στα πλαίσια του συνεργατικού αυτού έργου, από την ερευνητική ομάδα του VLSILAB αναπτύχθηκαν και υλοποιήθηκαν σε FPGA αρχιτεκτονικές ψηφιακού υλικού κατάλληλες για ισχυρή διόρθωση λαθών, βασισμένες σε κώδικες LDPC. Επίσης αναπτύχθηκαν ψηφιακές αρχιτεκτονικές υλικού για την υποστήριξη όλων των ψηφιακών λειτουργιών του εν λόγω συστήματος και έγινε εκτεταμένο verification για την απόδειξη της ορθής λειτουργίας αναπτύσσοντας και χρησιμοποιώντας πρωτότυπα βασισμένα σε FPGAs.
  • “Digital RNS filters,” Κουπόνι καινοτομίας «Ψηφιακά φίλτρα RNS». Στα πλαίσια του έργου αναπτύχθηκαν αρχιτεκτονικές υλικού οι οποίες αξιοποιούν κατάλληλες ιδιότητες της αριθμητικής αναπαράστασης υπολοίπων για την αποδοτική υλοποίηση σε υλικό ψηφιακών φίλτρων.
  • Ηράκλειτος-ΙΙ: “Iterative decoding techniques for digital receivers,” «Τεχνικές Επαναληπτικής Αποκωδικοποίησης σε Ψηφιακούς Δέκτες» – Υπουργείο Παιδείας, 2010, Co-financed by the European Union (European Social Fund – ESF) and Greek national funds through the Operational Program “Education and Lifelong Learning” of the National Strategic Reference Framework (NSRF) – Research Funding Program: Heracleitus II. Investing in knowledge society through the European Social Fund.
  • «Fast Flexible FEC», Βιομηχανία, 2012. Στα πλαίσια του έργου αυτού αναπτύχθηκε αρχιτεκτονική υλικού κατάλληλη για διόρθωση λαθών, η οποία υποστηρίζει πληθώρα εναλλακτικών τρόπων διόρθωσης προσφέροντας δυνατότητα επιλογής τρόπου και υποστηρίζοντας αποδοτικά ένα εύρος επιδόσεων ρυθμού απόδοσης.
  • «E-band/mmwave CMOS RFIC/MMIC implementation for future private networks and mobile backhaul radio», ΓΓΕΤ, ΣΥΝΕΡΓΑΣΙΑ-2011, Ιανουάριος 2013. Στα πλαίσια του συνεργατικού αυτού έργου, αναπτύχθηκε από το VLSILAB ψηφιακό σύστημα διόρθωσης λαθών εξειδικευμένο για τις προδιαγραφές των λοιπών ολοκληρωμένων κυκλωμάτων που αναπτύχθηκαν στα πλαίσια του έργου από άλλους συνεργαζόμενους φορείς. Επίσης αναπτύχθηκε πρωτότυπο ψηφιακό σύστημα για την απόδειξη και την επίδειξη της ορθής λειτουργίας, βασισμένο σε αναπτυξιακά συστήματα με συσκευές FPGA.
  • Διμερής συνεργασία Ελλάδα – Ισραήλ, “Universal wifi platform,” «Οικουμενική wifi πλατφόρμα», Ιούλιος 2014, ΓΓΕΤ. Στα πλαίσια του έργου αυτού αναπτύχθηκαν αρχιτεκτονικές υλικού κατάλληλη για διόρθωση λαθών και άλλες λειτουργίες ενός ψηφιακού συστήματος βασικής ζώνης wifi με έμφαση στην αποδοτική υλοποίηση της υποστήριξης πολλαπλών τρόπων λειτουργίας.
  • «Alternative arithmetic number representations for DSP optimization», contract with Thales Alenia Space FRANCE, 2015. Στα πλαίσια του έργου αναπτύχθηκαν αρχιτεκτονικές ψηφιακού υλικού οι οποίες αξιοποιούν τις ιδιαιτερότητες συγκεκριμένων ψηφιακών αναπαραστάσεων δεδομένων για να επιτύχουν βελτίωση των επιδόσεων ηλεκτρονικών συσκευών με δυνατότητα επεξεργασίας και μείωση του σχετικού κόστους, πολυπλοκότητας, κατανάλωσης.
  • «SEM: Techniques for soft error mitigation», contract with Thales Alenia Space FRANCE, 2016. Στα πλαίσια του έργου αυτού αναπτύχθηκαν και αξιολογήθηκαν εναλλακτικές λύσεις αρχιτεκτονικών υλικού για την αντιμετώπιση του προβλήματος των soft errors σε ψηφιακό υλικό με γνώμονα τη μείωση του κόστους και τη διατήρηση της λειτουργικότητας σε σχέση με ψηφιακές αρχιτεκτονικές υλικού που βασίζονται στον πλεονασμό του υλικού.
  • «AGRIPO (SMART GRID POWERLINE PROCESSOR)», 2017–2021, channel models in hardware and soft-decision error correction techniques for powerline communication standards.
  • «HIDIT: Highly Integrated Digital Transmitter for System-on-Chip”, Καινοτόμος Ψηφιακός Πομπός Ολοκληρωμένων Συστημάτων», 2018–2022, «Ερευνώ – Δημιουργώ – Καινοτομώ»
  • «Evaluation of interconnection strategies of FPGA and SIPs (System-in Packages) prototypes», 2018, χρηματοδότηση από βιομηχανία.
  • «Firmware and FPGA-based tester for mezzanine PCBs», 2021, χρηματοδότηση από βιομηχανία.
  • «Low-Cost techniques for Positioning» (LOCPOS), 2022 – 2025, χρηματοδότηση από βιομηχανία.
  • Hardware accelerators for deep learning,” 2022 – 2024, Τρίτη προκήρυξη Υ/Δ ΕΛΙΔΕΚ.
  • Alternative Number Representations and Architectures for AI-enabled Edge Devices,” 2022